ゼファーネットのロゴ

RISC-V設計のプレシリコンエミュレーションのためのFPGAベースのHW/SWプラットフォーム(バルセロナスーパーコンピューティングセンター)

日付:

「Makinote: An FPGA-Based HW/SW Platform for Pre-Silicon Emulation of RISC-V Designs」というタイトルの技術論文が、バルセロナ スーパーコンピューティング センターとカタルーニャ工科大学の研究者によって出版されました。

要約:

「特に RISC-V ベースの設計の普及が進むにつれて、シリコン製造前にチップの機能をエミュレートすることが重要です。 FPGA は、その高速性と再構成可能なアーキテクチャにより、このような目的に有望な候補です。このペーパーでは、バルセロナ スーパーコンピューティング センター (BSC-CNS) でホストされている FPGA ベースのクラスター プラットフォームである Makinote を紹介します。このプラットフォームは、大規模なサイズをエミュレートするために多数の FPGA (合計 96 個の AMD/Xilinx Alveo U55c) で構成されています。 RTL デザイン (最大 750M ASIC セル)。さらに、設計者が最小限の労力でこのような大規模な FPGA クラスターの利用を容易にする強力なツールとして FPGA シェルを紹介します。提案された FPGA シェルは、RTL 開発者が必要なポート (PCIe Gen4、DRAM (DDR4 および HBM)、ETH10g/100g など) に自動的に接続することで、そのような設計を複数の FPGA に迅速に移植するための使いやすいインターフェイスを提供します。さらに、RISC-V ベースのアーキテクチャを活用するための特定のドライバーが、FPGA シェルに関連付けられたツール セット内で提供されます。さらなる拡張のためにツールをオンラインでリリースします。
RISC-V プロセッサをエミュレートし、32 個の FPGA 上で実行される HPC チャレンジ アプリケーションを実験することにより、ハードウェア プラットフォーム (つまり FPGA クラスター) とソフトウェア ツール (つまり FPGA シェル) の効率を検証します。私たちの結果は、単一 FPGA の場合と比べてパフォーマンスが 8 倍向上することを示しています。」

見つける テクニカルペーパーはこちら。 2024 年 XNUMX 月に発行 (プレプ​​リント)。

ペルドモ、エリアス、アレクサンダー・クロポトフ、フランセリー・カノ、サイド・ザファル、テレサ・セルヴェロ、ザビエル・マルトレル、ベザド・サラミ。 「Makinote: RISC-V デザインのプレシリコン エミュレーションのための FPGA ベースの HW/SW プラットフォーム」 arXiv プレプリント arXiv:2401.17984 (2024)。

関連レディング
RISC-V マイクロアーキテクチャの検証
プロセッサーの検証は、命令が機能することを確認するだけではありませんが、業界は限られた知識ベースと少数の専用ツールから構築しています。
AI、チップの複雑さの増大によりプロトタイピングが複雑化
継続的な更新、より多くの変数、およびワットあたりのパフォーマンスに対する新たな要求により、設計のフロントエンドでの変化が推進されています。

スポット画像

最新のインテリジェンス

スポット画像