Zephyrnet Logosu

Defacto'nun SoC Compiler 10.0'ı SoC Oluşturma Sürecini Çok Kolay Hale Getiriyor

Tarih:

2016'dan beri Defacto ile çalışıyoruz ve bu oldukça uzun bir yolculuktu. Sistemin tamamını bir çip üzerine koymak, yarı iletken endüstrisindeki itici güçtür. Modern bir SoC tasarlamanın karmaşıklığı sürekli artarken, yeni araçlar ve metodolojiler gerekiyor ve her şey RTL ile başlıyor.

Defacto Technologies, IP çekirdeklerinin ve Çiplerdeki Sistemin entegrasyonunu, doğrulanmasını ve İmzalanmasını geliştirmek için çığır açan RTL platformları sağlayan yenilikçi bir çip tasarımı yazılım şirketidir.

Mimariden ilk uygulama kararlarına kadar tasarım görevlerinin sayısı göz önüne alındığında, bir SoC tasarım projesine başlamak her zaman sancılı olmuştur. Başarılı bir başlangıç, bant çıkışına kadar sonraki tasarım görevleri ve TAT üzerinde önemli bir etkiye sahiptir. Günümüzün SoC'lerine bakarsak, IP'lerin sayısı ve çeşitliliği artmaya devam ediyor ve mimarilerin karmaşıklığı nedeniyle aynı, bu da çok karmaşık saat ağaçlarına, güç mimarisine vb. yol açıyor, doğrulama süreci de çok fazla dikkat gerektiren gerçek bir yük. . Özetle, SoC'nin daha hızlı oluşturulmasını sağlamak ve sentez ve simülasyon tasarım adımları için ilk paketleri ve verileri oluşturmak için ön uçta en ileri tasarım metodolojilerini uygulamaya koyma gereksinimi vardır.

SoC Entegrasyonu IP XACT RTL

Bu Mart 2023'te Defacto, çözümünün yeni Büyük Sürümünü duyuruyor: SoC Derleyicisi 10.0. Bu, aynı zamanda 20. yılını kutlayan şirket için önemli bir dönüm noktasıdır.th bu Temmuz'da DAC sırasında yıldönümü. Defacto, 20 yıl boyunca EDA'da çığır açan yenilikler sağladı ve özellikle RTL'nin yönetimi konusunda gerçek bir uzmanlık oluşturdu. Artık büyük yarı iletken şirketlerinin çoğu tarafından tanınmakta ve kullanılmaktadır.

Bu SoC Compiler 10.0 Ana Sürümü, Defacto müşterilerinin karşılaştığı bazı önemli zorlukları ele alacaktır. Asıl zorluk, pazarda RTL ve IP-XACT'ı birlikte değerlendirerek SoC entegrasyonunu sağlayacak bir çözümün bulunmamasıydı. Daha teknik olarak, IP'ler ve bağlantı için çeşitli formatları desteklemeye gerçek bir ihtiyaç vardır ve her ikisinin de dikkate alınması gerekir çünkü: IP-XACT, entegrasyon tasarımlarının karmaşıklığını tam olarak açıklayamaz ve RTL tek başına bağlantı kurmak için ek bir çaba gerektirir. bağlantı noktası grupları arasındaki bağlantı aynı mimari protokolüne aittir. Bunun tam RTL ve IP-XACT versiyonlarının (Verilog, System Verilog, VHDL, IP-XACT 2009, IP-XACT 2014) desteklenmesini gerektirdiğini belirtmekte fayda var.

Günümüzün geçici çözümü, Sistem Verilog yapısından önce bırakılan IP'leri, IP-XACT 2014'ün bağlantılar için destekleyebilecekleriyle uyumlu olacak şekilde yeniden tasarlamaktır. Bu geçici çözüm sıkıcıdır, mevcut tasarımı bozma riski yüksektir, zaman alıcıdır ve bakımı zordur. Defacto'nun SoC Compiler V10.0'ı, makul performanslarla artan tasarım karmaşıklığını içeren SoC tasarım entegrasyonu zorluklarıyla yüzleşmek için hem IP-XACT hem de RTL'yi aynı seviyede değerlendiren ilk tasarım çözümüdür.

Bununla birlikte Defacto'nun SoC Compiler 10.0'ı, hem 2009 hem de 2014 için Accellera standardının tam olarak desteklenmesini sağlayan yepyeni IP-XACT özellikleriyle birlikte geliyor; entegrasyon için, aynı zamanda kayıtların ve sistem hafıza haritasının yönetimi için.

Buna paralel olarak hepimiz EDA aracı kullanımında gerçek bir değişim gözlemledik ve kullanıcıların sadece Tcl kullanarak değil Python'da da bir arayüze sahip olmaları her zamankinden daha fazla bir gereklilik gibi görünüyor. Defacto, aracı için (10 yılı aşkın süredir) Python, Perl ve C++ arayüzleri sağlıyor, ancak SoC Compiler 10.0'da Defacto, Python desteğini %100 nesne yönelimli API'lerle bir sonraki seviyeye taşıyor.

Defacto'nun SoC tasarım çözümünün temel farklılaştırıcı özelliği, RTL/IP-XACT, UPF, SDC vb. dahil olmak üzere tasarım verilerinin birleşik yönetiminin yanı sıra fiziksel tasarım bilgileriyle bağlantının sağlanmasıdır. Güç farkındalığı, fiziksel farkındalık, saat farkındalığı, DFT farkındalığı vb. montaj.

Hiç şüphe yok ki bu birleşik metodoloji, karmaşık ve büyük SoC'leri uygun maliyetli bir şekilde oluşturmak için doğru yöne gidiyor.

Defacto ürünleri hakkında daha fazla bilgi için web sitelerine ulaşın: https://defactotech.com/

Ayrıca Oku:

Verimli SoC Tasarımı için IP-XACT, RTL ve UPF Kullanımı

Birleşik Güç Formatıyla Çalışmak

Web Semineri – RTL uygulama akışıyla birlikte IP-XACT karmaşıklığı nasıl yönetilir

Bu gönderiyi şu yolla paylaş:

spot_img

En Son İstihbarat

spot_img