제퍼넷 로고

PCM 기반 메인 메모리를 사용하는 모바일 플랫폼을 위한 에너지 효율적인 DRAM 캐시 아키텍처

시간

추상
“긴 배터리 수명은 모바일 장치의 최우선 설계 목표이며 메인 메모리는 총 에너지 소비의 대부분을 차지합니다. 또한 대역폭 및 용량에 대한 수요가 계속 증가함에 따라 메모리의 에너지 소비가 더욱 증가할 것으로 예상됩니다. DRAM과 PCM을 모두 사용하는 하이브리드 메모리 시스템은 추가 용량을 제공하고 대기 에너지를 줄이는 매력적인 솔루션이 될 수 있습니다. DRAM보다 훨씬 더 높은 밀도를 제공하지만 PCM은 액세스 대기 시간이 더 길고 쓰기 내구성이 제한되어 주 메모리용으로 설계하기가 어렵습니다.

이 문제를 해결하기 위해 이 기사에서는 PCM 기반 메인 메모리가 있는 모바일 플랫폼을 위한 새로운 DRAM 캐시 아키텍처인 CAMP를 소개합니다. 이 환경에서 DRAM 캐시는 PCM에 대한 대부분의 쓰기를 필터링하여 수명을 늘리고 모바일 플랫폼이 감당할 수 있는 비교적 작은 크기의 DRAM 캐시에 대해서도 최고의 효율성을 제공하는 데 필요합니다. 이 CAMP를 해결하기 위해 DRAM 공간을 대역폭 효율적인 방식으로 공간 지역성을 활용하기 위한 페이지 캐시와 쓰기를 최대로 필터링하기 위한 더티 블록 버퍼의 두 영역으로 나눕니다. CAMP는 기준 PCM을 인식하지 못하는 DRAM 캐시에 비해 성능과 에너지 지연 제품을 각각 29.2% 및 45.2% 향상시키면서 PCM 수명을 2.7배 늘립니다. 또한 CAMP는 더티 블록 버퍼를 사용하는 최첨단 설계에 비해 성능과 에너지 지연 제품을 각각 29.3% 및 41.5% 향상시키면서 PCM 수명을 2.5배 늘립니다.”

오픈 액세스 찾기 여기에 기술 문서.

반도체 엔지니어링 방문 여기에서 기술 문서 라이브러리 더 많은 칩 산업 학술 논문을 발견하십시오.

포스트 PCM 기반 메인 메모리를 사용하는 모바일 플랫폼을 위한 에너지 효율적인 DRAM 캐시 아키텍처 첫 번째 등장 반도체 공학.

spot_img

최신 인텔리전스

spot_img

우리와 함께 채팅

안녕하세요! 어떻게 도와 드릴까요?