Logo Zephyrnet

WEBINAR LANGSUNG: Arsitektur Set Instruksi RISC-V: Meningkatkan Kekuatan Komputasi – Semiwiki

Tanggal:

SemiWiki Spanduk RISC V

Dalam lanskap dinamis desain chip, ada dua tren yang menonjol sebagai pengubah permainan: munculnya arsitektur set instruksi (ISA) RISC-V dan munculnya produk-produk yang Ditentukan Perangkat Lunak. Hari ini, kami menyelidiki mengapa tren ini tidak hanya membentuk industri tetapi juga mendorong perusahaan seperti Andes dan Menta menjadi yang terdepan dalam inovasi. Bergabunglah bersama kami dalam webinar yang mencerahkan di mana kami mengeksplorasi titik temu antara tren ini dan dampaknya terhadap industri semikonduktor.

Dengarkan Sekarang

RISC-V, pemain yang relatif baru di bidang ini, telah berhasil mendisrupsi pasar yang telah lama didominasi oleh ISA yang sudah mapan. Apa yang membedakan RISC-V? Salah satu faktor kuncinya terletak pada kemampuannya untuk memberdayakan para perancang chip dengan cara yang belum pernah ada sebelumnya. Dengan RISC-V, desainer dapat memperluas ISA untuk mencapai peningkatan daya komputasi, peningkatan kinerja yang signifikan, pengurangan daya, dan pengurangan biaya. Ambil contoh, Meta Training and Inference Accelerator (MTIA) yang inovatif. Memanfaatkan CPU RISC-V milik Andes Technology Corp. dengan IP ekstensi vektor, MTIA menampilkan potensi ekstensi khusus untuk mendorong inovasi dalam desain chip.

Secara tradisional, menambahkan fungsionalitas ke CPU ISA menimbulkan tantangan yang signifikan, sering kali mengakibatkan siklus desain yang panjang dan penundaan waktu pemasaran. Namun, Andes telah merevolusi proses tersebut dengan alat seperti ACE (Andes Custom Extension) dan CoPilot, yang menyederhanakan integrasi ekstensi khusus ke dalam CPU RISC-V. Kini, desainer dapat menerapkan perubahan khusus dengan lebih efisien, sehingga membuka jalan bagi inovasi dan pengembangan produk yang cepat.

Namun evolusi desain chip tidak berhenti di RISC-V. Masuki era produk Software Defined, di mana fleksibilitas dan kemampuan beradaptasi menjadi hal yang utama. Baik itu Kendaraan Buatan Perangkat Lunak atau perangkat elektronik yang dapat dikonfigurasi dalam aplikasi luar angkasa, kebutuhan akan penyesuaian dinamis kini semakin mendesak. Di sinilah Field-Programmable Gate Array (eFPGA) Menta yang tertanam berperan.

Teknologi eFPGA Menta melengkapi CPU RISC-V dengan ekstensi khusus, menawarkan fleksibilitas tak tertandingi di berbagai kasus penggunaan. Dari radio yang ditentukan perangkat lunak di bidang telekomunikasi hingga sistem manajemen mesin yang dapat dikonfigurasi dalam aplikasi otomotif, kemungkinannya tidak terbatas. Dengan eFPGA Menta, perancang chip dapat dengan mudah beradaptasi dengan standar yang berkembang, mengatasi kerentanan keamanan, dan mengoptimalkan kinerja secara real-time.

Sinergi antara RISC-V dan produk Software Defined mewakili perubahan paradigma dalam desain chip. Dengan menggabungkan kekuatan ISA yang dapat disesuaikan dengan fleksibilitas teknologi FPGA yang tertanam, Andes dan Menta memberdayakan para desainer untuk mendorong batas-batas inovasi. Baik itu membuka kemampuan baru dalam infrastruktur telekomunikasi atau meningkatkan pencitraan dan pra-pemrosesan dalam aplikasi luar angkasa, kemungkinannya sangat besar.

Bergabunglah dengan kami untuk webinar kami yang akan datang seiring kami menyelami lebih dalam potensi transformatif RISC-V dan produk-produk Buatan Perangkat Lunak. Temukan bagaimana tren ini membentuk kembali industri semikonduktor dan membuka jalan bagi masa depan di mana inovasi tidak mengenal batas. Jangan lewatkan kesempatan ini untuk tetap menjadi yang terdepan dan membuka potensi penuh dari desain chip. Daftar sekarang dan jadilah bagian dari revolusi!

Baca Juga:

WEBINAR LANGSUNG: Mempercepat Algoritma Terikat Komputasi dengan Andes Custom Extensions (ACE) dan Flex Logix Embedded FPGA Array

Wawancara CEO: Frankwell Lin, Ketua dan CEO Andes Technology

Arsitektur Prosesor yang Dapat Diperluas untuk Aplikasi IoT

Bagikan postingan ini melalui:

tempat_img

Intelijen Terbaru

tempat_img